Klopné obvody RST a D

Klopný obvod RST

Pokud je požadován záznam informace ze vstupů S a R do klopného obvodu pouze v určitém čase, je možné doplnit klopný obvod RS vstupními logickými obvody, které se otevírají taktovacím impulsem T. Informace se zapisuje pouze v době, kdy je na vstupu T log.1.

Příklad obvodu RST realizovaného logickými členy NAND:



Před klopný obvod RS je připojen kombinační obvod se vstupy S, R, a T. Při T = 0 budou bez ohledu na hodnoty na vstupech S a R na obou výstupech kombinačního obvodu hodnoty log.1, při kterých si klopný obvod pamatuje současný stav. Při T = 1 závisí logické hodnoty na výstupu kombinačního obvodu na vstupech S a R. Protože obvody NAND negují vstupní hodnoty ze vstupů S a R, pamatuje si klopný obvod při S = R = 0 a zápis se provádí pomocí log.1. na jednom ze vstupů S a R.


Řádky tabulky:
1. -pamatování,
2. -pamatování,
3. -nulování,
4. -nastavení,
5. -zakázaná vstupní kombinace.


Klopný obvod D slouží pro zápis dat přichá­zejících po jednom vodiči. Důležité také je, že přivedením vstupu D na vstup S klopného obvodu RST v přímém tvaru a na vstup R v negovaném tvaru zabráníme vzniku zakázaného stavu.



Přivádíme-li při T se rovnajícím log.1 ze vstupu D na vstup S log.0 a na vstup R přes invertor log.1, dostáváme na výstupu Q log0. Přivádíme-li při T se rovnajícím log.1 ze vstupu D na vstup S log.1 a na vstup R přes invertor log.0, dostáváme na výstupu Q log.1. Pokud je ale na vstupu T hodnota log.0, jsou vstupy S i R blokovány a hodnota výstupu Q se nemění.


Řádky tabulky:
1. -pamatování,
2. -zápis log.0,
3. -zápis log.1.


Aby mohlo dojít k bezpečnému zápisu dat na vstupu D, musí impulz T trvat dostatečně dlouhou dobu po kterou se nesmí stav vstupu D měnit (viz časové diagramy klopných obvodů).


Detailní chéma: